Общие сведения Картотека Игротека Люди Форум
Галерея Мастерская Софт для PC Помощь сайту

      ПЭВМ Агат » Документация, книжки, статьи, размышлизмы » Кусочки и срисовки » Описание и схема модуля дополнительного ОЗУ 128 кб

Розыск литературы

Начинающему агатоводу

Библиотека Серкова

Книжки

Проспекты

Документация

Штатная

Внутризаводская

От периферии

Различная

Периодика

ИНФО: Статьи

ИНФО: Фото

ИНФО: Реклама

МПСС

Другая периодика

--

Кусочки, срисовки

Юмор

Разные мысли # 1

Разные мысли # 2

Описание и схема модуля дополнительного ОЗУ 128 кб

Текст не связанный, только заметки.

Так как модуль может перекрывать базовое ОЗУ, должна иметься возможность блокировать базовое ОЗУ по команде модуля. Такая возможность есть только у девятки и только во втором слоте. Однако, между слотами предусмотрена дези-цепочка, которая позволяет передавать сигнал с одних слотов через установленные модули в других слотах. Т.е. если требуется использовать больше одного модуля, следует первый модуль установить во второй слот, второй - в третий и т.д.

В природе довольно немного программ, которые бы умели пользоваться этим модулем.

Некоторые программы пользоваться умеют, но только одним экземплятором, стоящем во втором слоте. Например, "Фонографъ".

Тест Лисина корректно понимает, по крайней мере, два модуля + базовое ОЗУ.

В нашей библиотеке имеется только техническое описание этого модуля.


У модуля есть не вполне удачное схемотехническое решение, в районе микросхем D15-D16. На них собран генератор фаз, который управляет сигналами !CAS и !RAS, а также управляет коммутацией шины данных. Проблема в том, что на вход генератора подаются частоты около 14 и 2 МГц, взаимные фазы которых могут меняться в некоторых пределах, в зависимости от различных условий (экземпляры микросхем, напряжение питания, температура окружающего воздуха). В результате микросхема D16 может "не успевать" переключить сигнал фаз в верхнее состояние (это происходит в режиме "параллельная загрузка"). Это приводит к сокращению времени !RAS = 1, что может служить источником сбоев в работе микросхем DRAM.

Нормальное соотношение низкого к высокому уровню на d16.13: 5:2. В случае глюков меняется на 6:1. Глюк нестабилен: измерительная техника, подключаемая на d15/d16 может влиять на поведение. Контролировать лучше на входах DRAM.

Нам неизвестно, была ли это ошибка известна разработчикам и как они предполагали бороться с её последствиями. Возможно, имел место подбор микросхем (D16 ?) или какие-то ещё действия. Если вы столкнётесь с этим, попробуйте немного задерживать сигнал 14 МГц между D15 и D16 на несколько мкс (можно подобрать конденсатор в районе 100-200 пф).

Единственный имеющийся у нас серийный экземпляр модуля, хотя и имел подобную проблему (проявлявшуюся только при снижении напряжения питания ниже 5.0 в), но это не приводило к сбоям в работе DRAM. Однако при попытке повторить схему на новой печатной плате мы столкнулись с необходимостью устранения сбоев в работе фазогенератора - в противном случае DRAM глючила.

Некоторая конкретика на форуме.


Есть архив со схемой и печатной платой в формате Eagle. Благодарим Wierzbowsky за преобразование срисовок в этот формат.


Микрухи:

d1, d2, d3, d4 - 555кп12
d5, d6 - 555ие7
d7 - 1533ир22
d8, d9, d10, d25 - 555кп11
d11, d17 - 555лл1
d12, d14 - 1533тм9
d13 - 556рт11
d15 - 555тл2
d16 - 555ир16
d18 - 555ле1
d19 - 555ла3
d20 - 555ли1
d21 - 556рт13
d22, d24 - 531ру8
d23 - 1533лн1


Обозначения:

NC - Not connect

Обратите внимание: на листе 1 м/с d24 вывод 13 никуда не подключен, хотя если на нём будет наводка, модуль будет глючить. Желательно его подключить на ноль или единицу.

Оранжевая рамка - контакты главного и единственного разъёма. Изображены в формате: Аn и Бn - сверху, где n- номер ламели, а А или Б - обозначение стороны разъёма. А - со стороны дорожек, Б - со стороны деталей. 1 ближе к передней стенки машины, 30 - к задней. Через черту снизу указано обозначение сигнала. Если нет - значит на схемах материнки он не обозначен.

Зелёная рамка - соединения внутри платы: dXX.Y - номер микросхемы и её вывода, может быть перечислено несколько микросхем Некоторые ссылки на лист 3 не имеют номера микросхемы, только маркировку сигнала - это делалось когда узел соединения большой, а сигнал хорошо известный.


Почему-то на этом модуле подтяжка входов к "1" делалась прямым подключением, без резистора 1 ком, как это обычно рекомендуется для ТТЛ.


Микросхем DRAM на модуле 16 штук, маркировка 565ру5 (64 кбит), на схеме обозначены как один корпус. Они образуют два столбца по 8 микросхем в каждом. Буква, судя по экспериментам и серийным экземплярами, не имеет значения.

Почти все их выводы (Address, R/!W и !RAS) соединяются параллельно, за исключением: DI, DO - они паралельны между столбцами, но не между строками и образуют 8-битные шины данных. !CAS - параллельны внутри столцов, таким образом этот сигнал используется для выбора конкретного столбца.

! Важно: земля - 16-й вывод, питание - 8-й ! (в отличие от ТТЛек!)

Почти половина конденсаторов по питанию стоят именно в регионе микросхем DRAM.

Адресные входы микросхем подтянуты к питанию и земле через резисторы 1 ком. Зачем - неизвестно. Но так всегда делалось в агатовских схемах.


Нумерацию микросхем я вводил сам, в неё не входят микросхемы DRAM, порядок нумерации: слева направо сверху вниз, со стороны деталей, главный разъём снизу.


Прошивки ПЗУ есть в соответствующем разделе.


Срисованные схемы: Страница 1 Страница 2 Страница 3

Автор раздела: Garnizon

Зеркало сайта